Código |
6616
|
Ano |
1
|
Semestre |
S1
|
Créditos ECTS |
6
|
Carga Horária |
PL(30H)/T(30H)
|
Área Científica |
Informática
|
Tipo de ensino |
Presencial
|
Estágios |
Não aplicável
|
Objectivos de Aprendizagem |
Análise e Síntese de Sistemas Digitais Combinacionais - Análise e Síntese de Sistemas Digitais Sequenciais - Compreensão de Sistemas e Arquitecturas Digitai
|
Conteúdos programáticos |
1. Sistemas Digitais Combinacionais 1.1. Algebra de Boole; 1.2. Análise de Sistemas Combinacionais; 1.3. Concepcção de Sistemas Combinacionais; 1.4. Descodificadores, Codificadores e Conversores de Código; 1.5. Multiplexers; 1.6. Simbologia do IEEE; 1.7. Aritmética binária. 2. Sistemas Digitais Sequenciais 2.1. “Latches” e “Flip-Flops” 2.2. Análise de Sistemas Sequenciais; 2.3. Contadores e Registos; 2.4. Simbologia do IEEE; 2.5. Concepcção de Sistemas Sequenciais; 3. Arquitectura de Computadores 3.1. Memórias 3.2. Sistemas de Memória 3.3. Arquitectura global de um microprocessador
|
Metodologias de Ensino e Critérios de Avaliação |
avaliação= teórica(t)+prática(p) teórica(t)=frequência : 12 valores, mínimo=3.6 valores prática(p)=dois trabalhos práticos obrigatórios(TP1,TP2) : 8 valores, mínimo=2.4 valores TP1= 3 valores, TP2= 5 valores aprovação = (t)+(p)>=9.5 valores, mínimo 6 valores, caso não seja atingido o mínimo o aluno terá classificação final de NA (Não Admitido)
Datas: Frequência: 2015/12/16, 11h TP1=semana 4-8/Nov TP2=semana 9-13/Dez
|
Bibliografia principal |
1. John F. Wakerly, Microcomputer Architecture and Programming, John Wiley & Sons, New York, 1981. 2. Herbert Taub, Digital Circuits and Microprocessors, McGraw-Hill, Singapore, 1982. 3. A. Padilla, Sistemas Digitais McGraw-Hill, 1993; 4. M. Morris Mano and Charles R. Kime, Logic and Computer Design Fundamentals, Prentice Hall, Upper Saddle River, New Jersey, 2001.
|
Língua |
Português
|